海思系列hi3521A方案咨询开发

time : 2020-07-30 09:30       作者:凡亿pcb

海思系列hi3521A硬件设计用户手册,Hi3521A芯片资料参考
1.SchematicDiagramDesign
1.1ExternalCircuitsfortheSmallsystem
1.1.1ClockingCircuit
海思hi3521A
通过将Hi3521A的内部反馈电路与24mhz的外部晶体振荡器电路相结合,可以产生系统时钟电路。
Hi3521A集成了一个实时时钟(RTC)。必须为板上的RTC提供时钟电路。
Hi3521a通过检查开机期间POR_enable引脚的状态来选择内部复位模式或外部复位模式。
AB19引脚支持WDGRSTN和SYSRSTNOUT函数。当Hi3521A使用内部复位模式时,Ab19引脚被多路复用为SYS_RSTn_OUT功能。当HI351A使用外部复位模式时,AB19引脚被多路复用为WDG_RSTn功能。
-当AB19引脚作为WDG_RSTn功能进行多路复用时,它必须连接到外部上拉电阻,因为该引脚是开路漏极(OD)输出引脚
-当POR_ENABLE的电平为高电平时,选择内部复位模式。在主芯片上电之后,内部上电复位(POR)电路复位芯片,当AB19引脚被复用为SYS_RSTN_OUT函数时,它输出重置信号以重置相关的外围设备。
-复位时间落在100或300ms内。AB19引脚被多路复用为WDG_RSTn功能。
-在板级设计中,如果选择外部复位模式,可以使用专用复位芯片来产生复位信号。看门狗生效,WDG_RSTN引脚连续输出低电平,并恢复到较高电平,直到RSTN引脚检测到低电平复位信号。因此,WDG_RSTN引脚可以连接到外部复位芯片的输入引脚以复位整个系统。
海思方案及技术咨询凡亿电路彭小姐:16681598897(微信同号)